Firefly开源社区

标题: RV1126 spi最大速率只能到16M [打印本页]

作者: 腺嘌呤    时间: 2021-6-22 15:50
标题: RV1126 spi最大速率只能到16M
配置超过16M只能到16M,低于16M CLK管脚可以正常输出配置的速率
RV1126 spi最大速率只能到16M
作者: 腺嘌呤    时间: 2021-6-22 15:53
有没有遇到同样问题的,官方文档里写的最大支持50M.
作者: 板蓝根    时间: 2021-6-22 16:43
硬件条件限制没办法测试 spi0/spi1,我测试了 fspi/sfc 接口可以输出 50M 时钟。

你可以参考文档编译测试驱动 spi/spi-rockchip-test.c 查看 clk 是否正确配置


[ 0.530204] spi_test spi32766.0: fail to get poll_mode, default set 0
[ 0.530774] spi_test spi32766.0: fail to get type, default set 0
[ 0.531342] spi_test spi32766.0: fail to get enable_dma, default set 0
以上这几个没配的话,不用管
[
0.531929]
rockchip_spi_test_probe:name=spi_test_bus1_cs0,bus_num=32766,cs=0,mode=0,speed=5
000000
[
0.532711] rockchip_spi_test_probe:poll_mode=0, type=0, enable_dma=0
这是驱动注册成功的标志
作者: 腺嘌呤    时间: 2021-6-22 16:54
板蓝根 发表于 2021-6-22 16:43
硬件条件限制没办法测试 spi0/spi1,我测试了 fspi/sfc 接口可以输出 50M 时钟。

你可以参考文档编译测试 ...

我测试的就是spi-rockchip-test.c,clk配置没有问题。
没有测试fspi,测试的是spi0,用示波器量最大只能输出16Mhz,并得不到24M速率
设备树如下:
&spi0 {
                status = "okay";
                max-freq = <48000000>;
                pinctrl-names = "default";
                pinctrl-0 = <&spi0m1_clk &spi0m1_miso &spi0m1_mosi &spi0m1_cs0n &spi0m1_cs1n>;
                spi_test@10 {
                        compatible = "rockchip,spi_test_bus0_cs1";
                        reg = <1>;   //chip select  0:cs0  1:cs1
                        id = <0>;
                        spi-max-frequency = <24000000>;
                        //buswidth = <8>;
                };
};

作者: 板蓝根    时间: 2021-6-22 17:48
log 是否有报错?
作者: 腺嘌呤    时间: 2021-6-22 18:29
板蓝根 发表于 2021-6-22 17:48
log 是否有报错?

无报错。





欢迎光临 Firefly开源社区 (https://dev.t-firefly.com/) Powered by Discuz! X3.1