Firefly开源社区

标题: I2S和I2C 电平调整为1.8V后,SCLK输出波形异常 [打印本页]

作者: MasterBao    时间: 2022-7-21 16:06
标题: I2S和I2C 电平调整为1.8V后,SCLK输出波形异常
这边想请问下ROC-RK3308B-CC-PLUS开发板的一些问题,将下图中的VDDIO2改成由VCC_1V8供电 ,SCLK时钟就由方波变成了正弦波,且存在波形不完整原因是什么呢?VDDIO2供电为VDD_IO时,波形为方波,为VCC_1V8时,波形为正弦波。频率是对的,符合设计值,同时为VCC_1V8时,LRCK波形是方波,而SCLK异常。









image.jpg (46.34 KB, 下载次数: 113)

image.jpg

image.jpg (44.03 KB, 下载次数: 142)

image.jpg

image.png (81.44 KB, 下载次数: 139)

image.png

image.png (47.6 KB, 下载次数: 129)

image.png

作者: Firefly_Javier    时间: 2022-7-28 10:27
提供下你的DTS
作者: cb_cb    时间: 2022-7-28 11:19


我们测试没有发现异常,请确认是仪器还是软件配置问题
作者: Firefly_Javier    时间: 2022-7-28 11:23
我们使用的内核DTS,在kernel仓库里面的,rk3308-evb-dmic-i2s-v10.dts
作者: MasterBao    时间: 2022-7-28 14:58
Firefly_Javier 发表于 2022-7-28 11:23
我们使用的内核DTS,在kernel仓库里面的,rk3308-evb-dmic-i2s-v10.dts

你好  谢谢  这个问题已解决  是软件配置问题  VCCIO2外部供电改为1.8V后,同步软件配置也要进行更改。




欢迎光临 Firefly开源社区 (https://dev.t-firefly.com/) Powered by Discuz! X3.1