Firefly开源社区

打印 上一主题 下一主题

[硬件交流] I2S和I2C 电平调整为1.8V后,SCLK输出波形异常

15

积分

0

威望

0

贡献

技术小白

积分
15

I2S和I2C 电平调整为1.8V后,SCLK输出波形异常

发表于 2022-7-21 16:06:38      浏览:5769 | 回复:4        打印      只看该作者   [复制链接] 楼主
这边想请问下ROC-RK3308B-CC-PLUS开发板的一些问题,将下图中的VDDIO2改成由VCC_1V8供电 ,SCLK时钟就由方波变成了正弦波,且存在波形不完整原因是什么呢?VDDIO2供电为VDD_IO时,波形为方波,为VCC_1V8时,波形为正弦波。频率是对的,符合设计值,同时为VCC_1V8时,LRCK波形是方波,而SCLK异常。









image.jpg (46.34 KB, 下载次数: 751)

image.jpg

image.jpg (44.03 KB, 下载次数: 796)

image.jpg

image.png (81.44 KB, 下载次数: 759)

image.png

image.png (47.6 KB, 下载次数: 716)

image.png
回复

使用道具 举报

696

积分

0

威望

0

贡献

技术大神

Rank: 3Rank: 3

积分
696
发表于 2022-7-28 10:27:11        只看该作者  沙发
提供下你的DTS
回复

使用道具 举报

17

积分

0

威望

0

贡献

技术小白

积分
17
发表于 2022-7-28 11:19:13        只看该作者  板凳


我们测试没有发现异常,请确认是仪器还是软件配置问题
回复

使用道具 举报

696

积分

0

威望

0

贡献

技术大神

Rank: 3Rank: 3

积分
696
发表于 2022-7-28 11:23:22        只看该作者  地板
我们使用的内核DTS,在kernel仓库里面的,rk3308-evb-dmic-i2s-v10.dts
回复

使用道具 举报

15

积分

0

威望

0

贡献

技术小白

积分
15
发表于 2022-7-28 14:58:04        只看该作者  5#
Firefly_Javier 发表于 2022-7-28 11:23
我们使用的内核DTS,在kernel仓库里面的,rk3308-evb-dmic-i2s-v10.dts

你好  谢谢  这个问题已解决  是软件配置问题  VCCIO2外部供电改为1.8V后,同步软件配置也要进行更改。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

友情链接 : 爱板网 电子发烧友论坛 云汉电子社区 粤ICP备14022046号-2
快速回复 返回顶部 返回列表