Firefly开源社区

打印 上一主题 下一主题

关于rk3288 spidev0.0 的cs 控制的问题

33

积分

0

威望

0

贡献

技术小白

积分
33

关于rk3288 spidev0.0 的cs 控制的问题

发表于 2016-10-25 14:31:09      浏览:7992 | 回复:2        打印      只看该作者   [复制链接] 楼主
我在使用系统自带的spidev0.0时,通过逻辑分析仪发现,cs控制从一开始拉低之后就一直是低电平,但是我使用的器件需要在每次发送指令之前将cs拉高再拉低,求解决方法。


逻辑分析仪的截图如下:


回复

使用道具 举报

1224

积分

1

威望

3

贡献

中级创客

Rank: 4

积分
1224
QQ
发表于 2016-10-26 10:12:19        只看该作者  沙发
gsl_spidev_sync_read(struct spidev_data *spidev,struct spi_transfer *t)
{
        struct spi_message m;
        spi_message_init(&m);

        t->bits_per_word = 8;//每次读的数据长度为8位
        t->delay_usecs = 1;//每次读完延时
        t->speed_hz = 14*1000*1000;//读的速率
        t->cs_change = 1;//CS引脚电平变化
       
        spi_message_add_tail(t, &m);
        return spidev_sync(spidev, &m);
}

你追进去看t->cs_change = 1 是怎么控制的,应该就是这里了
回复

使用道具 举报

33

积分

0

威望

0

贡献

技术小白

积分
33
发表于 2016-11-1 11:18:20        只看该作者  板凳
madman 发表于 2016-10-26 10:12
gsl_spidev_sync_read(struct spidev_data *spidev,struct spi_transfer *t)
{
        struct spi_message m;

谢谢你的回复,这段程序在哪里啊,我怎么没有找到?
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

友情链接 : 爱板网 电子发烧友论坛 云汉电子社区 粤ICP备14022046号-2
快速回复 返回顶部 返回列表